Im Verbundvorhaben Pin3S wird der 3 nm Knoten aus der Technologieroadmap im Bereich Logik / Mikroelektronik realisiert. Das Verbundvorhaben gliedert sich inhaltlich in drei übergeordnete Arbeitspakete: • Lithographie Equipment • Masken Equipment • Prozessintegration Das Teilprojekt von Berliner Glas ist im Arbeitspaket Lithographie Equipment angesiedelt und hat die Entwicklung von innovativen Waferhaltestsystemen (Chucks) für Immersionslithographie und EUV-Lithographie zum Ziel. Damit die neu entwickelten Produkte erhöhte Performanceanforderungen hinsichtlich Ebenheit und Verschleißbeständigkeit erfüllen können, werden vollkommen neue Herstellkonzepte benötigt, die im Projekt erarbeitet werden. Dies beinhaltet neben einer Verbesserung der mechanischen und tribologischen Kontaktbedingungen zwischen Chuck und Wafer insbesondere die anforderungsgerechten Gestaltung der Elemente zur Klemmkrafterzeugung durch Vakuumkanäle bzw. Elektrodenstrukturen in den jeweiligen Chucks. Zur Erhöhung der Verschleißbeständigkeit auch bei hohen Durchsätzen ist der Einsatz von hochverschleißfesten Materialien wie Diamant und innovativen Hochleistungskeramiken erforderlich. Diese Materialien stellen ihrerseits erhöhte Anforderungen an die zum Einsatz kommenden Bearbeitungsverfahren. Neben der Entwicklung von innovativen Herstellkonzepten liegt daher ein besonderer Schwerpunkt im Projekt auf der Entwicklung von innovativen Verfahren zur Präzisionshartbearbeitung, zum Polieren und Feinkorrigieren, zum Fügen sowie zur Oberflächenbeschichtung. Um die Leistungsfähigkeit der ausgearbeiteten Produktkonzepte an den mit den neu entwickelten Fertigungsverfahren hergestellten Demonstratoren nachzuweisen, werden neue Messtechnologien benötigt. Die Entwicklung innovativer Methoden zur interferometrischen Formmessung sowie zur funktionalen Oberflächenmessung und zur Oberflächencharakterisierung bildet daher einen weiteren Entwicklungsschwerpunkt.
Verbundprojekt: Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik - PIN3S -; Teilvorhaben: Entwicklung von Wafer-Haltesystemen
Laufzeit:
01.10.2019
- 31.01.2023
Förderkennzeichen: 16ESE0379
Koordinator: ASML Berlin GmbH
Verbund:
Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik
Quelle:
Bundesministerium für Bildung und Forschung (BMBF)
Redaktion:
DLR Projektträger
Länder / Organisationen:
Belgien
Frankreich
Israel
Niederlande
Rumänien
Themen:
Förderung
Information u. Kommunikation
Weitere Informationen
Weitere Teilprojekte des Verbundes
- Verbundprojekt: Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik - PIN3S -; Teilvorhaben: Pilot-Integration Photo- und Elektronenoptischer Systeme für den 3nm Technologie-Knoten
- Verbundprojekt: Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik - PIN3S -; Teilvorhaben: Piezoelektrische Dünnschichten zur Aktuierung deformierbarer Spiegel
- Verbundprojekt: Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik - PIN3S -; Teilvorhaben: Modellierung Maskeninspektion und Maskenreparatur
- Verbundprojekt: Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik - PIN3S -; Teilvorhaben: Monitoringwafer: Konzeption, Design, Fertigung und Inbetriebnahme
- Verbundprojekt: Pilotlinie für die nächste Generation höchstintegrierter Mikroelektronik - PIN3S -; Teilvorhaben: Prozeß- und Anlagentechnik für die Herstellung adaptiver Optiken für die 3 nm Halbleitertechnologie