Das Projekt SiPoB-3D hat das Ziel, in Deutschland existierende Designkompetenz gekoppelt mit Simulations-, und Modellierungskompetenz in den Bereichen Chiptechnologie, Gehäusetechnologie und Boardtechnologie durch enge Zusammenarbeit von Halbleiter- und Systemhersteller, innovativen Boardherstellern, Simulationstoolhersteller, sowie Forschungsinstituten zusammenzubringen. Durch die Zuammenarbeit werden in anwendungsnaher Forschung die bisher getrennten Felder der Chip-/Gehäusewelt und der Board/Systemwelt zusammengebracht, um so das Co-Design über alle drei Domänen Chip, Gehäuse und Board zu ermöglichen. Durch die Forschungen für das Design von innovativen System-in-Package basierten Produkten wird die Wettbewerbsfähigkeit von Infineon hinsichtlich Qualität, Kosteneffizienz und Entwicklungszyklen nachhaltig gestärkt. Im Arbeitspaket AP0 werden Spezifikationen und Anforderungen erarbeitet. In den vier technologischen Arbeitspaketen AP1 bis AP4 werden die Voraussetzungen zur Erarbeitung einer Chip-Package-Board 3D-SiP Co-Designmethodik geschaffen. Dabei wird in AP1 an den Grundlagen der Simulation und an geeigneten Modellen geforscht. In AP2 werden die Modelle in den Entwurfsfluss integriert und die Designmethoden erforscht und erarbeitet. In AP3 wird die Infrastruktur des Entwurfsflusses untersucht. Im AP4 erfolgt dann die Validierung an Testbeispielen.
Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: Erforschung von 3D-Entwurfsoptimierung elektronischer Systeme bestehend aus Chip, Package und Board
Laufzeit:
01.03.2016
- 31.05.2019
Förderkennzeichen: 16ES0377K
Koordinator: Infineon Technologies AG - IFAG OP F RD
Verbund:
Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte
Quelle:
Bundesministerium für Bildung und Forschung (BMBF)
Redaktion:
DLR Projektträger
Länder / Organisationen:
Frankreich
Themen:
Förderung
Information u. Kommunikation
Weitere Informationen
Weitere Teilprojekte des Verbundes
- Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: System in Package für die Automobilelektronik als Lösung für Miniaturisierung, Modularität, Robustheit
- Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: Dreidimensionale elektromagnetische Simulation für SiP-Board Co-Design
- Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: Erforschung innovativer Designansätze zur robusten Miniaturisierung von hochfrequenten Mikrocontrollerschaltungen
- Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: Neuartige hochrobuste Millimeter-Wellen-Sensoren mit integrierter Diversity für redundante Messpfade
- Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: Designmethoden und Designflows für das System-in-Package-on-Board Co-Design
- Verbundprojekt: Übergreifender Entwurf kompakter Elektroniksysteme - vom Chip bis zur Leiterplatte - SiPoB-3D -; Teilvorhaben: Multiphysikalische Modellierung, Simulation und Charakterisierung von Komponenten im System-in-Package-on-Board