Im Rahmen des TEMPO Projektes soll beim Fraunhofer IIS in enger Kooperation mit dem Fraunhofer EMFT die Entwicklung eines ASICs (Hard-IP) mit digitale- und analoge-basierte Beschleuniger für DNNs erfolgen. Für die analoge Realisierung werden DACs, eine Speichermatrix zur Speicherung der Synapsengewichte, Komparatoren und ADCs benötigt. Die Schaltungen werden in einer Globalfoundries Technologie realisiert, getestet und charakterisiert. Außerdem entwickelt Fraunhofer IIS auch einen Soft-IP in Zusammenarbeit mit dem Partner Videantis. Deswegen wird Fraunhofer IIS die Komponenten für eine Deep Decompression Entity entwickeln, die zusammen mit einem existierenden Multi-Core-System-on-Chip die Verwendung von komprimierten Gewichtsmatrizen (Deep Compression) erlaubt und somit den Bedarf von On-Chip-Speicher dramatisch senken kann. Ein komponentenweiser Test dieses Entitys wird in spezifischen Testbenches stattfinden. Das gesamte System-on-Chip incl. des Multi-Core-Systems und der Deep Decompression Entity wird nach einem Prototyping auf FPGA und auch auf ASIC implementiert und evaluiert.
Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung von Hardware-Komponenten für Neuromorphic Computing
Laufzeit:
15.06.2019
- 31.01.2023
Förderkennzeichen: 16ESE0405
Koordinator: Fraunhofer-Institut für Integrierte Schaltungen (IIS)
Verbund:
Technologie und Hardware für neuromorphe Computersysteme
Quelle:
Bundesministerium für Bildung und Forschung (BMBF)
Redaktion:
DLR Projektträger
Länder / Organisationen:
Belgien
Schweiz
Frankreich
Niederlande
Themen:
Förderung
Information u. Kommunikation
Weitere Informationen
Weitere Teilprojekte des Verbundes
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung und Entwurf von Spiking Neural Network Schaltungen für energiesparendes Neuromorphic Computing
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung und Entwurf von eingebetteten Speichertechnologien für energiesparendes Neuromorphic Computing in FDSOI
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Analoge Skalarmultiplikation zur ressourceneffizienten Berechnung von Vektorprodukten in digitalen Beschleunigern für neuronale Netze
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung, Implementierung und Charakterisierung von Power-Management-Konzepten für tiefe neuronale Netze unter Einbeziehung nichtflüchtiger Speicher
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Hardwareunterstütztes Machine Learning mit Processing-in-Memory Technologie
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Radarapplikation für Neuromorphe Prozessoren
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Anwendung neuromorpher Hardwarebeschleuniger zur Echtzeit-Punktwolkenklassifizierung von Laserscannern
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: MultiCore-Beschleuniger-Subsystem für einen neuromorphen ASIC mit Deep Compression