Es ist das Ziel der Robert Bosch GmbH autonom fahrende Fahrzeuge zu entwickeln. Dazu liefern Machine Learning-Algorithmen vielversprechende Ergebnisse. Viele dieser Algorithmen fordern vom Rechensystem eine hohe Speicherbandbreite, die mit heutigen Mitteln aufgrund des "von Neumann Flaschenhals" nur schwer und vor allem nur wenig energieeffizient darstellbar ist. Daher sollen neue Speichertechnologien entwickelt werden, die Datenverarbeitung direkt vor Ort im Speicher erlauben. Innerhalb des TEMPO Projekts wird die Robert Bosch GmbH speziell auf die neuen Speicher abgestimmte Algorithmen für Maschinenlernen für Anwendungen im Automobilsektor und das Internet der Dinge (IoT) erarbeiten. Damit sollen beispielsweise Funktionen für automatisches Fahren verbessert werden oder Sensoren, die durch die Art und Weise wie Informationsverarbeitung im Gehirn abläuft inspiriert sind (brain-inspired / neuromorphic computing), entwickelt werden. Ein weiterer Schwerpunkt liegt auf der Bewertung neuer Speichertechnologien für Anwendungen mit Bezug zum Automobil, der Bewertung von Rechenverfahren direkt im Speicher (in-memory computing) und in unmittelbarer räumlicher Nähe zum Speicher (near-memory) in Hinblick auf maschinelles Lernen. Ziel ist es hierbei ein effizienteres System zu entwickeln, welches die Echtzeitanforderungen in Niedrigenergie-Systemen und im Automobilbereich erfüllt. Ein weiteres Ziel ist die Skalierbarkeit von Algorithmen und Hardware zu untersuchen. Dieses auch als Hardware-Software-CoDesign bekannte Verfahren ist der Schlüssel zu einer effizienten Nutzung der Rechenhardware. Dies wird in Hinblick auf die Wirtschaftlichkeit und Konkurrenzfähigkeit auch bei deutlich höheren möglichen Rechenleistung nötig sein. Schließlich werden die neuen Technologien auch hinsichtlich der funktionalen Sicherheit und der Integrität der Daten untersucht werden.
Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Hardwareunterstütztes Machine Learning mit Processing-in-Memory Technologie
Laufzeit:
15.06.2019
- 31.10.2022
Förderkennzeichen: 16ESE0410
Koordinator: Robert Bosch Gesellschaft mit beschränkter Haftung - Hardware Platforms and Technologies (CR/AEX2)
Verbund:
Technologie und Hardware für neuromorphe Computersysteme
Quelle:
Bundesministerium für Bildung und Forschung (BMBF)
Redaktion:
DLR Projektträger
Länder / Organisationen:
Belgien
Schweiz
Frankreich
Niederlande
Themen:
Förderung
Information u. Kommunikation
Weitere Informationen
Weitere Teilprojekte des Verbundes
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung und Entwurf von Spiking Neural Network Schaltungen für energiesparendes Neuromorphic Computing
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung von Hardware-Komponenten für Neuromorphic Computing
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung und Entwurf von eingebetteten Speichertechnologien für energiesparendes Neuromorphic Computing in FDSOI
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Analoge Skalarmultiplikation zur ressourceneffizienten Berechnung von Vektorprodukten in digitalen Beschleunigern für neuronale Netze
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung, Implementierung und Charakterisierung von Power-Management-Konzepten für tiefe neuronale Netze unter Einbeziehung nichtflüchtiger Speicher
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Radarapplikation für Neuromorphe Prozessoren
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Anwendung neuromorpher Hardwarebeschleuniger zur Echtzeit-Punktwolkenklassifizierung von Laserscannern
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: MultiCore-Beschleuniger-Subsystem für einen neuromorphen ASIC mit Deep Compression