Im Projekt konzentriert sich Infineon auf die Erforschung und Entwicklung von Hardwarearchitekturen für Spiking Neural Networks (SNN). Neben den Hardwarearchitekturen, deren prototypischer Implementierung und Validierung arbeitet Infineon auch in den Bereichen theoretischer Algorithmenentwicklung, Software und Benchmarking. Wie die Erforschung der SNN Hardwarearchitekturen dienen auch diese Arbeiten dazu, Datenverarbeitung am Netzwerkrand schneller und energiesparender zu machen. Die Realisierung einer solchen Datenverarbeitung ist wichtig für die Verbesserung von hochautomatisierten Anwendungen wie selbstfahrenden Autos oder Servicerobotern. Außerdem sollen die Aktivitäten im Bereich Benchmarking die Forschung an SNN Lösungen für die gewählten Anwendungsbereiche anregen und das Testen von weiterführenden Entwicklungen vereinfachen. Infineon plant mit Projektpartnern zusammen zu arbeiten. Vom FhG-IPMS sollen Modelle ihrer Speicher auf verschiedenen Abstraktionsebenen evaluiert und damit die Anforderungen an den Speicher validiert und verfeinert und ihre Eignung für die Integration in die SNN Implementierung untersucht werden. Infineon plant mit der TU Dresden in den Bereichen Energiemanagement und Hardwarebeschleuniger zusammenzuarbeiten.
Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung und Entwurf von Spiking Neural Network Schaltungen für energiesparendes Neuromorphic Computing
Laufzeit:
15.06.2019
- 31.01.2023
Förderkennzeichen: 16ESE0404K
Koordinator: Infineon Technologies AG - Department IFAG F OP RD FO
Verbund:
Technologie und Hardware für neuromorphe Computersysteme
Quelle:
Bundesministerium für Bildung und Forschung (BMBF)
Redaktion:
DLR Projektträger
Länder / Organisationen:
Belgien
Schweiz
Frankreich
Niederlande
Themen:
Förderung
Information u. Kommunikation
Weitere Informationen
Weitere Teilprojekte des Verbundes
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung von Hardware-Komponenten für Neuromorphic Computing
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung und Entwurf von eingebetteten Speichertechnologien für energiesparendes Neuromorphic Computing in FDSOI
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Analoge Skalarmultiplikation zur ressourceneffizienten Berechnung von Vektorprodukten in digitalen Beschleunigern für neuronale Netze
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Entwicklung, Implementierung und Charakterisierung von Power-Management-Konzepten für tiefe neuronale Netze unter Einbeziehung nichtflüchtiger Speicher
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Hardwareunterstütztes Machine Learning mit Processing-in-Memory Technologie
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Radarapplikation für Neuromorphe Prozessoren
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: Anwendung neuromorpher Hardwarebeschleuniger zur Echtzeit-Punktwolkenklassifizierung von Laserscannern
- Verbundprojekt: Technologie und Hardware für neuromorphe Computersysteme - TEMPO -; Teilvorhaben: MultiCore-Beschleuniger-Subsystem für einen neuromorphen ASIC mit Deep Compression